介绍了一种可编程的平板显示时序控制器的设计.它可以在视频信号源同步信号和外部时钟信号的控制下,根据平板显示器件的分辨率、场刷新频率、数据驱动电路结构等具体条件输出不同频率的时钟、行场同步信号和其他辅助信号.它主要包括两个串行控制总线接口、锁相频率合成器、扫描时序状态寄存器和扫描时序发生电路4部分.锁相频率合成器的设计采用了内、外两分频器的结构,可以合成多种时钟频率,从而满足平板显示器640×480、800×600、1 024×768、1 280×1 024、1 600×1 200、1 920×1 080和1 280×720七种频率分辨率,50 Hz、60 Hz、75 Hz、85 Hz和100 Hz五种场刷新频率,双通道和四通道两种数据电路驱动结构的需要.
参考文献
[1] | 李维(諟),郭强.液晶显示应用技术[M].北京:电子工业出版社,2000:192-202. |
[2] | 李阳.平板显示器接口控制电路通用IP核的研究与设计[D].天津:南开大学光电子所硕士学位论文,2005:71-74. |
[3] | 应根裕,胡文波,邱勇,等.平板显示技术[M].北京:人民邮电出版社,2002:204-210. |
[4] | 赵晶,李平,王丹.单片机控制OLED显示全彩色静态图片和动态图像的系统设计[J].液晶与显示,2006,21(1):67-72. |
[5] | 夏宇闻.Verilog数字系统设计教程[M].北京;北京航天航空大学出版社,2003:178-196. |
[6] | 张阙胜,张会宁,刑静.锁相环频率合成嚣[M].北京:电子工业出版社,1997:24-30. |
[7] | 龙燕.李剑峰.曹科峰,等.以FPGA为核心的液晶显示电路设计与实现[J].液晶与显示,2006,21(3):274-278. |
[8] | 王骞,丁铁夫.基于FPGA的液晶显示驱动IP核的实现EJ].液晶与显示,2005,20(4):324-327. |
[9] | 邱欣,徐奕斐,余峰,等.利用FPGA的全彩OLED显示器控制电路[J].液晶与显示,2006,21(5):571-574. |
上一张
下一张
上一张
下一张
计量
- 下载量()
- 访问量()
文章评分
- 您的评分:
-
10%
-
20%
-
30%
-
40%
-
50%