欢迎登录材料期刊网

材料期刊网

高级检索

传感器系统微小型化的发展趋势是将各功能模块进行三维模块化集成.本研究将加速度计芯片及调制解调电路进行三层堆叠模块集成.其中,各层模块的组装采用了FR4基板上的COB工艺,而垂直互连采用了一种新型的垂直定位装置进行定位和回流焊,实现了加速度计和调制解调电路的三维堆叠模块化封装结构.该结构成功把MEMS器件与IC芯片混合集成在同一模块里;采用了一种新的定位销/孔的定位方式,可同时进行3×3个模块的高精度堆叠定位(其对位误差约0.068mm);通过丝网印刷焊膏,一次回流焊接完成堆叠模块的垂直互连,互连强度高(单个焊点平均强度为30~40MPa);封装体积小(整个加速度计调制解调系统封装后的体积为19×19×8mm3).还讨论了垂直互连的影响因素.对模块进行的剪切力测试表明采用印刷焊膏回流实现垂直互连的强度满足相关标准.

参考文献

[1] Mark Klossner;Steve Babinetz.Assembly Solutions for 3D Stacked Devices[M].SEMICON Singapore,2002:A1-A10.
[2] Yasuki Fukui;Yuji Yano.Triple-Chip Stacked CSP[A].,2000:385-389.
[3] Dipl-Ing,Kourosh;Amiri Jam.Design,fabrication and test of electrical modules with several assembly layers[A].,2003:13-15.
[4] Kourosh Amiri Jam;Volker Groer;Klaus-Dieter Lang.Application of 3D-Stacking Technology for Sensor Integration and Miniaturization[A].,2005:05-06.
[5] Rudolf Leutenbauer;Volker Grosser;Bemd Michel.The Development of a Top-Bottom-BGA (TB-BGA)[A].,1998:1235-1240.
[6] Seppo K. Pienimaa;Jani Miettinen;Eero Ristolainen .Stacked Modular Package[J].IEEE transactions on advanced packaging,2004(3):461-466.
[7] Takao Yamazaki;Yoshimichi Segawa et al.Real Chip Size Three -Dimensional Stackde Package[J].IEEE Transactions on Advanced Packaging,2005,27(03)
[8] Ulrich k;Tung K.Fundamentals of product Modularity[A].,1991:7-80.
[9] 侯亮,唐任仲,徐燕申.产品模块化设计理论、技术与应用研究进展[J].机械工程学报,2004(01):56-61.
[10] 李宝清,陆德仁,王渭源.高线性微机械差分电容式加速度计测量电路[J].测控技术,1999(10):12-14.
[11] MIL-STD-883E,method 1010.7[Z].
上一张 下一张
上一张 下一张
计量
  • 下载量()
  • 访问量()
文章评分
  • 您的评分:
  • 1
    0%
  • 2
    0%
  • 3
    0%
  • 4
    0%
  • 5
    0%